# Integrated Circuit Design Final Design Final Project Image Convolution Circuit Design

電機三 B05901030 陳欽安 電機三 B05901144 王皓仁

# **Register and Wire**



reg TABLE 用來暫存讀進來的data

reg Grid 一次從TABLE copy 4組convolution所需要的data (16筆)

reg convolution 用來存取一次convolution所需的data (9 筆)

reg kernel 用來存取四組convolution的結果 (4筆) reg maxPooling 用來存取一次maxPooling的結果 (1筆)

wire kx x 用來計算9筆convolution與bias的乘加結果

# Finite States Machine and Algorithm

#### Overall states

IDLE: 當ready=1時,進入到WORK,並且把busy拉高

WORK: 直到輸出最後一筆資料後,把busy拉低,回到IDLE

# Read Data states

# **READ IDLE:**

當ready為1時,開始進入READ\_INIT read data

#### **READ INIT:**

前三列的讀檔方式為直式,也就是addr從0->64->128->1->65->129...,當讀完第三行時就換 到READ\_UP

# **READ UP:**

第三列之後讀檔方式為橫排四個四個讀,也就是addr從192->193->194->195,就會換到 READ\_DOWN,等addr 259讀完後又會回到READ\_UP繼續讀196->197...

# READ\_DOWN:

第三行之後讀檔方式為橫排四個四個讀,也就是256->257->258->259後,就會換到 READ\_UP讀196->197...;等到讀完最後一行後,也就是 addr[5:0] 跑到 6'd63後就換到READ\_WAIT states,先暫時停止讀檔

# **READ WAIT:**

為了以防Grid的移動速度被讀檔速度追上,所以等到Grid讀到最後第二步時 (column\_counter == 6'd60) 時,才能回到READ\_UP繼續下一列的讀值;直到全部讀完後就換回 READ IDLE

# States for Grid's data loading

因為我們只用4x64的TABLE size來暫存data 所以在用Grid計算convolution時需要有三種不同的 copy data的方式

#### FIRST TYPE:

為第一列的Grid load TABLE data的方式,讀完第一列後換到second\_type,同時row\_counter+2

#### SECOND TYPE:

就是GRID的第一列去copy TABLE的第二列; 就是GRID的第二列去copy TABLE的第三列; 就是GRID的第三列去copy TABLE的第四列; 就是GRID的第四列去copy TABLE的第一列

跑完整列之後 跳到FOURTH\_TYPE

#### FOURTH\_TYPE:

就是GRID的第一列去copy TABLE的第四列; 就是GRID的第二列去copy TABLE的第一列; 就是GRID的第三列去copy TABLE的第二列; 就是GRID的第四列去copy TABLE的第三列

跑完整列之後 跳到SECOND TYPE

#### Calculation States

#### CAL IDLE:

因為在Load 前九筆data 時都還不能做convolution所以先待在CAL\_IDLE,當讀到第九筆data 時,換到CAL\_LOAD

#### CAL LOAD:

把TABLE中暫存的data copy到Grid中

#### CAL 0:

同時將Grid中4組convolution data與kernel 0, kernel 1做乘法,進入CAL\_1

#### CAL 1:

將4組做完乘法的9個值與bias相加並做ReLU,存入reg kernel中,進入CAL\_WAIT

#### CAL WAIT:

等待output完目前算好的layer 1的結果後,回到CAL\_LOAD,準備下一輪的計算

# MaxPooling states

# MAXPOOL\_IDLE:

當CAL\_1結束後,就會開始進行計算maxpooling,所以當Calculation state == CAL\_1,就換到MAXPOOL FIRST STEP

#### MAXPOOL FIRST STEP

kernel上下兩列兩兩比較值的大小,將較大的存入reg interPooling中,接著跳入MAXPOOL\_LAST\_STEP

# MAXPOOL\_LAST\_STEP:

interPooling中的值兩兩比較大小,得到maxpooling的結果,回到MAXPOOL\_IDLE

# **Output states**

# OUT\_IDLE:

一旦進入到CAL\_WAIT,就是可以準備輸出convolution的結果了,所以換到OUT\_LAYER\_0\_KERNEL\_0/OUT\_LAYER\_0\_KERNEL\_1進行輸出

# OUT\_LAYER\_0\_KERNEL\_0/OUT\_LAYER\_0\_KERNEL\_1: 輸出第0 layer kernel0/第0 layer kernel1 的convolution結果

OUT\_LAYER\_1\_KERNEL\_0/OUT\_LAYER\_1\_KERNEL\_1:
輸出第1 layer kernel0/第0 layer kernel1 的convolution結果

# OUT\_LAYER\_2\_KERNEL\_0/OUT\_LAYER\_2\_KERNEL\_1:

輸出第2 layer kernel0/第2 layer kernel1 的convolution結果

# Result 截圖

# RTL simulation:

# Gate-Level Simulation:

# Transistor-Level Simulation: